留言咨询
产品手册
高性能采集和数据处理平台。采用3片RFSOC28DR+1片VU13P实现的一个高性能RF数字处理板。产品具有24接收通道,7路发送通道,具有大量的工业控制接口。实现了24通道数据的同步采集,采集精度可到达2ps。采集完成的24通道数据通过1.2T bpsAURORA通道传输到下一级VU13P芯片。VU13P具有12288个dsp资源、3780K逻辑处理单元和 455Mbit片上存储单元。利用VU13P强大的数据处理能力进行的波速合成、脉压、匹配滤 波等数据处理。处理结果或原始数据可以通过12个100G QSFP光口传输给内存反射单元等其他设备。同时具备7路RF发射能力。非常适用于中等规模的7x24MIMO系统,并且本系统具有一定的扩展性,可实现多板卡并联,适用于集成各种大规模阵列.
> FPGA芯片
• 3x Zynq UltraScale+ XCZU28DR-
2FFVG1517I RFSOC
• 1x Virtex UltraScale+ XCVU1 3P-2FLGA2577| FPGA
VU13P配置接口>启动存储设备
• 2XQSPI Flash(512MB,8bit)固化配置文件
>内存配置
• 4xDDR4(4GB,64bit,2666MT/s)
> 扩展接口
• 1XUSB-JTAG接口
• 10/100/1000 Ethernet RGMII(RJ45接口)
>光口
• 12X QSFP 28
> 对外IO接口
Z1:J30J-37PZKWP-J(默认16路输出16路输入,电平均为3.3V LVTTL);
J30J-9ZKW-J(1组UART串口,电平均为3.3VLVT-
TL);
.1个双邦2X10排针(默认8路输入8路输出,电平均为3.3V LVTTL);
•Z2:J30J-15ZKW-J(默认7路输入7路输出,电平均为3.3V LVTTL
> DAC接口
Z1: X4 DAC (14-bit, 6.554GSPS) ports
Z2: X3 DAC (14-bit, 6.554GSPS) ports
Z3:----
> 3颗28DR相同配置接口
• ADC接口:X8 ADC (12-bit、4.096 GSPS) ports
>内存
PS 2xDDR4(2GB,32bit,2400MT/s)
PL 4xDDR4(4GB,64bit,2666MT/s)
> PS端接口
2x QSPI flash(256MB,8bit)固化配置文件
1x10/100/1000 Ethernet RGMII (RJ45) W
1x USB_JTAG
1×JTAG调试接口
1× Mircro SD Card
> PL端接口
3颗28DR之间,及3颗2颗28DR与13P之间分别有8组 LVDS通信连接
3颗28DR与13P之间分别有X16 lane GT通信连接
1路UART接口
1× Button + 3× LED>板卡供电
专用电源端子(12V供电)
>尺寸
• 330mm*377mm
>功耗
•42W(根据用途,以实测值)
> 环境温度要求
• 工作时-40°C~70°
Copyright 2015 CDASD. All Rights Reserved 蜀ICP备18022279号-1